4 layer pcb manufacturer china pcb production china
Warning: Undefined variable $PostID in /home2/comelews/wr1te.com/wp-content/themes/adWhiteBullet/single.php on line 66
Warning: Undefined variable $PostID in /home2/comelews/wr1te.com/wp-content/themes/adWhiteBullet/single.php on line 67
Articles Category RSS Feed - Subscribe to the feed here |
Selamat datang di
Seminar Tegangan Tinggi.
Ini adalah
panduan tata letak pcb board making china (szeastwin.evlla.com)
untuk mengoptimalkan
sesi kinerja catu daya,
yang disajikan
oleh Ben Genereaux.
Nama saya Amy
Thomas, dan saya akan
menjadi moderator untuk sesi ini.
Semua
peserta dibisukan untuk sesi ini,
jadi silakan gunakan fungsi obrolan
di sisi kanan bawah
layar Anda untuk
mengajukan pertanyaan.
Dan pastikan untuk
menyampaikannya kepada semua orang.
Kami akan menjawab pertanyaan
sepanjang webinar,
dan kemudian juga di akhir.
Juga, mengobrol jika Anda mengalami
masalah dalam mendengar atau
melihat presentasi.
Dengan itu, saya akan
menyerahkannya kepada Ben untuk memulai.
Terima kasih, Ami.
Seperti yang Amy katakan,
namaku Ben Genereaux.
Dan saya akan
mempresentasikan panduan PCB
untuk mengoptimalkan
kinerja catu daya.
Jadi mari kita mulai.
Jadi pertama-tama, apa
yang Anda
harapkan dari sesi ini?
Jadi kita akan membahas
konsep dasar yang diperlukan
untuk
tata letak PCB yang sukses karena
berlaku untuk catu daya mode
aktif.
Dan konsep yang
kita bicarakan hari
ini berlaku untuk
semua catu daya,
terlepas dari tingkat dayanya.
Jadi kita akan berbicara
tentang beberapa bagian kita,
dan saya hanya akan merujuknya
selama presentasi.
Tapi asal
tahu saja, UCC28180
kami adalah
mode konduksi berkelanjutan kami. Pengontrol
koreksi faktor kami
, UC28742 dan 10,
adalah pengontrol fly-back.
UCC24612 dan 10 adalah
pengontrol replikasi sinkron.
Jadi mengapa tata letak itu penting?
Nomor 1, bagaimana Anda
akan membawa desain Anda
ke dunia nyata.
Jadi, Anda mungkin memiliki
skema dan desain yang sangat bagus.
Tetapi jika Anda tidak memiliki
tata letak fungsional,
Anda akan
kesulitan men-debug dan membuat
desain Anda berfungsi.
Jadi pada dasarnya apa yang
akan kita bicarakan
adalah bagaimana menerjemahkan skema
menjadi perangkat keras yang berfungsi
dan mendapatkan perangkat keras fisik
yang berfungsi di dunia nyata.
Dan tata letaknya bisa
sangat rumit.
Ada banyak
parasit yang harus dipahami
dan dihadapi ketika Anda benar-benar
mendesain tata letak fisik.
Jadi agenda kita hari ini,
hanya untuk menguraikannya,
kita akan
melihat skema dan kemudian
berbicara melalui parasit
yang menjadi perhatian kita.
Jadi itu adalah resistansi,
induktansi, kapasitansi.
Kami juga akan berbicara tentang
keamanan EMI, beberapa
tip pentanahan dan perutean sinyal,
manajemen termal,
dan akhirnya
membahas contoh kecil.
Jadi pertama.
Perhatian utama kami dengan
tata letak untuk catu daya–
keselamatan, EMI,
induktansi parasit, kapasitansi,
resistansi, kinerja termal,
tegangan switching dv/dt tinggi, arus
switching di/dt
tinggi, cara
kami melakukan grounding, dan
kemudian mitigasi kebisingan di
seluruh desain.
Jadi kami ingin mengetahui
semua area ini di PCB kami.
Jadi sebelum Anda memulai
tata letak,
Anda harus
memiliki skema.
Jadi Anda mungkin, pada
titik ini, menyelesaikan skema.
Dan Anda harus
memulai dengan tata letak Anda.
Penting untuk terlebih dahulu
memiliki pemahaman yang kuat
tentang sirkuit dan itu membantu
untuk memulai dengan skema yang bersih.
Dan itu juga membantu
untuk mengelompokkan
komponen yang mungkin muncul
bersama di tata letak,
sehingga Anda memilikinya bersama
di skema.
Itu bisa membuat
segalanya sedikit lebih mudah.
Jadi, kami ingin memiliki
pemahaman yang kuat tentang sirkuit.
Dan itu termasuk
komponen parasit
yang akan kita bicarakan hari ini.
Jadi jika kita memikirkan
masalah yang baru saja saya sebutkan,
kami ingin mengidentifikasi di
mana ini sebelum
memulai tata letak.
Ini membantu untuk merencanakan sebelumnya.
Jadi misalnya, Anda memiliki
jalur tinggi kami, dt/dt tinggi kami,
atau arus switching kami dan di
mana loop arus tinggi ini.
Daerah dv/dt tinggi, jadi itu
akan menjadi simpul yang kami alihkan.
Kami akan ingin
memahami termal.
Jadi Anda harus memahami
dan menghitung kerugian
melalui komponen Anda
dan memahami,
dapatkah kita membuang
panas ke PCB,
atau mungkin hanya untuk
sinkronisasi panas di papan tulis.
Juga, ya, keselamatan–
jadi pahami
standar apa yang
kami rancang
dan bagaimana hal itu memengaruhi tata letak kami.
Kami juga ingin mengoptimalkan
desain untuk kinerja EMI.
Jadi perhatikan bagaimana
kami merutekan filter EMI.
Dan kemudian pengardean–
akhirnya,
penting untuk memahami bagaimana
kami membumikan desain kami,
dengan arde daya dan
bagian arde analog.
Jadi begitu kita
memahami skema,
kita bisa mulai
memikirkan tata letak daya yang sebenarnya.
Jadi mulailah dengan
memahami parasitik
di sirkuit.
Mulailah dengan resistensi.
Dan dengan pemilihan komponen kami
untuk set atau induktor,
misalnya, kami biasanya
memahami resistensi
saat kami menghormati
komponen kami dan memilihnya.
Dan kami memahami
dampaknya
terhadap efisiensi dan regulasi.
Kami tidak selalu
memikirkan jejak tembaga.
Mereka akan memiliki beberapa perlawanan.
Dan itu membantu
karena dampak dalam desain kami,
atau regulasi, efisiensi,
yang menyebabkan kenaikan suhu
untuk kerugian yang berlebihan.
Jadi perhitungan
resistansi
induktor terkait dengan
resistivitas konduktor
dan dimensi fisik
yang kami tunjukkan tabel di sini
dengan beberapa konduktor umum yang
digunakan dalam desain PCB.
Jadi jika Anda berpikir
tentang tembaga, yang
akan menjadi jejak dan rute kami.
Di seluruh PCB,
inilah yang akan kita semua fokuskan.
Jadi hanya dengan
melihat rumusnya,
karena kita sebanding
dengan panjang
dan berbanding terbalik
dengan luas penampang,
ini memberi tahu kita bahwa
jejak pendek dan lebar
akan memiliki resistansi terendah.
Jadi sesuatu untuk
dipikirkan di sana.
Dan kami juga ingin
mencatat bahwa
suhu berdampak pada
resistivitas logam.
Jadi misalnya, melihat
tembaga dalam kenaikan suhu 100 derajat Celcius
, Anda
mungkin mengharapkan peningkatan 40%
dalam resistivitas.
Jadi sesuatu yang
perlu diingat juga.
Jadi metode yang baik untuk memperkirakan
resistensi parasit
adalah metode
menghitung kuadrat.
Jadi jika kita memecah
rumus kita untuk
dimensi induktor persegi, kita dapat
meniadakan kedua panjang di sini.
Jadi satu-satunya variabel kami
adalah resistivitas dan ketebalan.
Jadi ini menyederhanakan banyak
hal.
Kita tidak perlu
menghitung rumus setiap saat.
Kami
menghitung resistansi,
dan kami akan melihat beberapa
perkiraan di sini
untuk bobot tembaga yang berbeda.
Jadi misalnya, 1 ons tembaga
memiliki ketebalan 1,4 mil.
Dan itu memberi kita sekitar
0,5 miliampere per persegi.
Jadi dengan melihat sebuah
contoh, kita dapat
melihat hambatan dari
jejak-jejak ini yang terhubung
ke resistor termosense.
Jadi kita melihat dua
kotak secara seri di sini.
Jadi tambahkan 0,5, 0,5, yang
memberi kita 1 miliamp.
Dan kemudian, misalnya, saya
ingin dua kotak secara paralel.
Jadi kita punya setengah
hambatan, jadi 0,25 miliampere.
Jadi, tidak peduli seberapa
besar persegi atau apa pun,
itu hanya perkiraan kasar
berdasarkan pembatalan panjang
dalam rumus.
Jadi ini adalah metode cepat
untuk digunakan.
Anda tidak ingin
menghabiskan banyak waktu
untuk menghitung
setiap jejak di sirkuit Anda.
Dan Anda akan melihat pada arus yang lebih tinggi di
sinilah
hal ini benar-benar membuat perbedaan.
Jadi jangan lupakan vias.
Vias juga memiliki resistensi.
Dan terkadang kita lupa tentang
jalur vertikal ke papan.
Jadi kita bisa mengatur ulang
rumus resistansi kita
untuk geometri silinder.
Jadi, dengan contoh ini,
dengan dimensi ini di sini,
kami memasukkan angka-angka
itu, dan hasilnya
menjadi 0,67 miliampere, yang,
seperti yang saya sebutkan sebelumnya,
Anda mendapatkan arus yang lebih tinggi.
Mungkin 10 amp akan
menghasilkan kerugian 67 miliwatt.
Sehingga dapat membuat
perbedaan pada power supply
baik dengan regulasi
maupun efisiensi.
Dan dengan
arus yang lebih tinggi, Anda
akan menginginkan
lebih banyak vias atau vias yang lebih besar.
Jadi aturan
praktis yang saya pertimbangkan
adalah 1 amp hingga 3 amp per via.
Jadi tidak ada salahnya
untuk menambahkan vias lagi.
Jika Anda memiliki ruang,
itu akan meningkatkan kinerja desain Anda
.
Jadi mari kita lihat contoh di sini
dan menerapkan metode menghitung kuadrat
ini.
Jadi Anda dapat melihat di sini kami
memiliki, misalnya, tata letak
ke filter keluaran ganda.
Jadi kita punya induktor
dan kapasitor.
Dan jejak merah
ini adalah output kami,
jadi tarik keluar dari induktor
ke konektor output kami di sini.
Dan kemudian dengan warna biru
Anda dapat melihat, jadi ini
akan menjadi jejak indera tegangan kami
kembali ke pengontrol
dan jaringan umpan balik.
Jadi jika kita merasakan tegangan keluaran kita
pada induktor di sini,
akan ada beberapa
penurunan tembaga antara induktor
dan konektor.
Jadi jika kita berpikir tentang
mungkin satu persegi di sini,
satu persegi di sini,
persegi lain bisa di sini,
dan ditambah lagi kita
memiliki konektor output.
Jadi mungkin dua atau tiga
kotak untuk 1 ons tembaga.
Itu akan menjadi 1 miliamp
hingga 1,5 miliamp.
Jadi 10 amp,
menghasilkan sekitar 10 hingga 15
milivolt penurunan tegangan Anda.
Jadi itu pasti akan
berdampak pada regulasi Anda,
karena Anda merasakan bukan
pada konektor output.
Jadi untuk memperbaikinya,
mari kita lihat di sini.
Kami sekarang merasakan
di konektor output.
Jadi Anda akan memiliki
regulasi yang lebih ketat dengan merasakan di sini.
Dan itulah
metode yang disarankan
untuk menghindari penurunan itu karena
resistensi parasit.
Baiklah, jadi
jenis parasit lain yang kita
bahas adalah induktansi.
Dan itu menyebabkan masalah
pada loop di/dt tinggi kami.
Dan itu juga dikenal sebagai
loop arus terswitch kami.
Jadi kami menyederhanakan skema
yang saya tunjukkan sebelumnya.
Ini adalah
mode konduksi berkelanjutan,
peningkatan koreksi faktor R.
Jadi kami memiliki diagram ini di
sini untuk mewakili itu.
Masalah dengan memiliki
induktansi parasit di daerah di/dt yang tinggi
akan
menyebabkan lonjakan tegangan.
Jadi, Anda mungkin pernah melihat ini
sebelumnya di node yang diaktifkan.
Anda akan memiliki lonjakan tegangan tinggi
, cukup tinggi
dari tegangan maksimum yang diharapkan
pada node yang diaktifkan.
Jadi ini akan menyebabkan masalah dengan
kinerja EMI dan sambungan
ke node lain.
Dan itu menyebabkan
malfungsi sirkuit umum
dengan lonjakan tegangan yang
terjadi di papan.
Jadi itulah mengapa kami
ingin mengidentifikasi dan memahami
sirkuit kami dan daerah mana
yang perlu kami perhatikan.
Jadi mari kita
lihat loop
yang telah kita soroti di sini.
Jadi loop arus ini
berwarna hijau, yang menunjukkan arus induktor kami
, jadi
di/dt ini relatif rendah dibandingkan dengan
rangkaian lainnya.
Jadi induktansi liar,
induktansi parasit
kurang menjadi masalah
dalam loop ini.
Dan jika Anda memikirkannya,
Anda memasang induktansi secara seri
dengan induktor PFC besar kami di
sini,
itu tidak akan
membuat banyak perbedaan
seperti pada loop lainnya.
Jadi jika kita
melihat loop keluaran,
kita menyorot dua
loop di sini dengan warna biru.
Jalan sudah diatur.
Jadi kami menunjukkan arus kami
dalam diagram ini di sini.
Ini di/dt tinggi karena, seperti yang
saya katakan, ini menyala dan mati.
Dan kemudian melengkapi itu,
kami memiliki arus dioda kami.
Jadi matikan waktu itu.
Kami memiliki arus yang mengalir
melalui dioda, membentuk ini dengan warna merah di
sini.
Jadi ini adalah
daerah di/dt tinggi yang
akan rentan
terhadap masalah ketika
kita memiliki
jumlah induktansi yang signifikan.
Jadi, kami benar
-benar ingin
meminimalkan induktansi dalam loop ini.
Jadi kita bisa melakukannya
melalui tata letak,
dengan membentuk loop ketat di
antara komponen-komponen ini
sehingga kita tidak
menghasilkan banyak induktansi parasit yang
mengarah ke lonjakan tegangan.
Jadi sumber
di/dt tinggi lainnya adalah pemulihan terbalik.
Dan kita akan melihat ini
di topologi CCM.
Jadi saat arus mengalir
melalui induktor keluaran
, dioda keluaran, dan perangkat
menyala, arus kita
akan membalikkan arah di sini.
Dan dengan menarik muatan keluar
dari sambungan dioda,
Anda dapat melihat
bentuk gelombang arus ini.
Kami mendapatkan kami mendapatkan lonjakan tinggi di / dt
di sana.
Jadi tidak ideal untuk
kinerja sirkuit kami.
Jadi seperti yang saya katakan, jika kita dapat
meminimalkan loop ini di sini,
menjaganya
sekencang mungkin, kita dapat
mengurangi beberapa
efek dari di/dt yang tinggi.
Ya, jadi kami
meminimalkan loop.
Dan kemudian ide lain yang
perlu diingat
adalah bahwa kita ingin menggunakan
penyearah QRR rendah, jadi
minimalkan pengisian ulang pemulihan terbalik
di dalam dioda.
Lonjakan tegangan ini dapat kita minimalisir.
Jadi itu berarti untuk
desain tegangan keluaran tinggi,
seperti penguat PFC, kami
menaikkan hingga 90 volt.
Kami ingin menggunakan silikon karbida.
Dan kemudian untuk sebagian besar
desain lainnya, itu
berarti dioda Schottky
atau ultra-cepat.
Dan jika kita menggunakan
perbaikan sinkron,
minimalkan
metode pemulihan terbalik.
Jadi ya, area berikutnya yang
harus kita waspadai
adalah di/dt tinggi,
loop drive gerbang.
Jadi menambahkan
contoh peningkatan PFC ini,
menunjukkan di sini
sinyal tegangan drive pertunjukan persegi.
Dan saat kami menghidupkan dan mematikan,
kami mengisi dan mengeluarkan
kapasitansi gerbang.
Jadi kita dapat memiliki beberapa
lonjakan arus tinggi.
Seperti yang Anda lihat dalam
diagram kecil di sini,
arus itu dalam
lingkaran ini menyoroti kuning.
Jadi sekali lagi, kami ingin
meminimalkan loop ini,
meminimalkan induktansi.
Jadi kami memiliki loop yang bagus dan ketat.
Dan itu dapat mencegah
batasan apa pun
pada arus drive kami untuk mencegah
dering pada sinyal drive gerbang
.
Dan itu adalah sesuatu yang
benar-benar ingin Anda hindari.
Dering apa pun pada
sinyal penggerak gerbang
mungkin dapat menyebabkan
penyalaan yang salah
dan menjadi bencana
bagi sirkuit Anda.
Jadi minimalkan induktansi loop
di sini di daerah di/dt tinggi.
Dan kemudian dengan warna biru,
wilayah switching ini
adalah wilayah dv/dt tinggi,
yang dapat digabungkan
ke sirkuit yang peka terhadap kebisingan.
Jadi kita akan berbicara sedikit nanti
tentang meminimalkan kapasitansi
dan bagaimana hal itu
memengaruhi tata letak Anda.
Jadi sekarang mari kita bicara tentang
sumber digital induktansi
parasit ini
dan bagaimana
Anda dapat menghitung
dan memperkirakan apa
yang mungkin Anda lihat dalam desain Anda.
Jadi persamaan yang kami tunjukkan di
sini adalah empiris.
Mereka adalah alat yang baik untuk
memperkirakan
induktansi konduktor bebas di ruang angkasa.
Jadi jika kita melihat melalui ini, kita
dapat menghasilkan aturan praktis.
Kami pikir kami biasanya mengatakan
enam nanohenrys per sentimeter
berdasarkan jejak PCB umum
dengan sekitar 1 ons tembaga.
Jadi Anda akan melihat hanya dengan
konduktor mengambang bebas,
hubungan log alami
membatasi kontrol apa yang
Anda miliki atas induktansi.
Jadi apa yang ingin kami
lakukan untuk
meminimalkan induktansi parasit
membantu memiliki denah dasar di
bawah atau di atas jejak.
Jadi itu menciptakan jalur kembali
yang induktansinya sangat rendah.
Dan sekali lagi, ini adalah
perhitungan empiris di sini.
Jadi kami ingin menyadari
bahwa agar ini memberi Anda
hasil yang berarti,
Anda biasanya
membutuhkan
rasio panjang dan tinggi yang tinggi,
jadi pemisahan
antara bidang dasar
dan konduktor Anda.
Tapi saya pikir itu
cukup umum.
Jadi untuk PCB, kami hanya
memiliki isolator atau FR4,
atau apa pun, sangat tipis dibandingkan
dengan dimensi horizontal
tembaga Anda di PCB.
Jadi Anda akan melihat dengan
persamaan yang dimodifikasi,
menghitung
bidang dasar, kami
memilikinya kontrol dengan
hubungan langsung
antara tinggi, panjang
, lebar, induktansi.
Dan hanya beberapa perhitungan cepat di
sini.
Jadi kami awalnya mengatakan
itu sekitar 6 nanohenrys
per sentimeter untuk
1 ons tembaga.
Dan jika kita menjaga lebar kita
menjadi sekitar 2,5 sentimeter,
kita akan melihat sekitar 1,2
nanohenrys, sedikit lebih rendah
dari 6 nanohenrys.
Dan itu membuat perbedaan
di seluruh desain tata letak
.
Jadi kita akan
melihat contoh di
sini dan mencoba menerapkannya,
sangat mirip dengan filter keluaran kita
dengan apa yang kita lihat
dengan resistensi parasit.
Dan apa yang akan
kita lihat di sini
adalah berapa banyak induktansi
yang dirangkai secara seri dengan T39.
Jadi panjang 2 sentimeter
yang saya soroti di sini,
jadi itu antara
induktor dan kapasitor ini.
Jadi jika kita mengatakan itu
2 sentimeter,
2 sentimeter kali 6
nanohenrys per sentimeter
akan memberi kita 12 nanohenrys
induktansi parasit.
Jadi panjang ini di sini adalah sesuatu
yang kami ingin meminimalkan.
Dan kita membentuk
seperti lingkaran yang lebih besar
dengan memperpanjang puncak kita
sampai ke samping di sini.
Sesuatu yang lebih masuk akal
dan akan menurunkan induktansi seri kami
adalah menempatkan
kapasitor ini
tepat di sebelah induktor.
Jadi, Anda akan memiliki loop arus switching yang bagus dan ketat di
sana.
Jadi parasit berikutnya yang
akan kita bicarakan adalah kapasitansi.
Jadi kapasitansi parasit
akan menyebabkan masalah
di daerah dv/dt tinggi.
Dan itu biasanya
pada node yang diaktifkan.
Jadi Anda melihat simpul sakelar kami di
sini
, di situlah tegangan
kami beralih antara 0
dan tegangan keluaran.
Jadi semua catu daya node yang diaktifkan
akan memiliki setidaknya satu
node yang diaktifkan di mana kita
perlu menyadari kinerja ini.
Jadi ini telah disorot dengan
warna biru pada contoh peningkatan PFC kami.
Sekali lagi, di mana kita perlu
memperhatikan hal ini.
Dan masalah yang bisa
muncul adalah masalah EMI,
sehingga noise coupling
ke sirkuit lain
dan efisiensi berkurang.
Jadi jika Anda menginduksi tegangan
dan arus di sirkuit lain,
Anda akan memiliki arus yang menyimpang yang
akan mengurangi efisiensi Anda.
Bagaimana kita bisa mengurangi ini?
Pertama, minimalkan
area node yang diaktifkan.
Jadi, jika Anda ingin
menjaga wilayah ini tetap
berwarna biru hingga jumlah
minimum area tembaga pada PCB kami
, kecil kemungkinannya untuk
berpasangan dengan node lain
dan memancarkan
tegangan switching yang tinggi ini.
Selain itu, kami ingin
menjauhkan goresan sensitif
dari node yang diaktifkan.
Semakin jauh
jejak sensitif,
semakin rendah
kapasitansi parasit
akan semakin kecil
kemungkinannya memiliki kopling kebisingan
dari node yang diaktifkan.
Dan tip lain yang
ingin kami gunakan–
membumikan heatsink.
Sangat umum untuk
memiliki heatsink di perangkat Anda di
sini atau dioda.
Dan jika Anda memiliki
heatsink yang
diarde, tegangan apa pun yang terhubung dengannya
akan langsung dialihkan kembali
ke ground alih-alih memancar ke
seluruh catu daya Anda.
Jadi itu membentuk seperti perisai di sana.
Dan kemudian satu hal
yang mungkin Anda pikirkan
adalah jika kita menurunkan
jejak kita dengan area di sini,
kita mengorbankan resistansi dan
induktansi, jadi pendinginan yang lebih baik.
Tetapi dengan mengurangi
luas permukaan, kita mendapatkan kapasitansi yang lebih rendah.
Dan menciptakan paradoks di sana.
Tapi apa yang akan kami katakan untuk
perhatian utama Anda di
sini adalah
menurunkan kapasitansi,
jadi fokuslah pada
pengurangan luas permukaan.
Jadi kita dapat menurunkan resistansi
dan menurunkan induktansi,
kita dapat mempersingkat jejak kita dan
memiliki loop switching yang sangat ketat
.
Jadi kita bisa mengelolanya
dengan cara lain.
Dan pendinginan– ya, jika Anda tidak dapat
menghilangkan panas di PCB,
mungkin diperlukan heatsink.
Jadi perhatian utama kami adalah
menurunkan kapasitansi.
Baiklah, jadi mari kita bicara tentang
bagaimana ini dibuat secara fisik.
Dan kami menunjukkan rumus
untuk kapasitansi.
Dan jika kita dapat mengasumsikan
5 adalah perkiraan kita
untuk permitivitas relatif
untuk isolator PCB kita,
jadi kita akan menggunakan 5 di sini.
Dan itu cukup umum di
seluruh manufaktur PCB.
Jadi permitivitas
ruang bebas adalah konstan.
Jadi kami hanya memiliki area dan
ketebalan yang perlu dikhawatirkan di sini.
Jadi dalam contoh ini, jika kita memiliki
dua jejak 10 mil yang saling bersilangan secara
tegak lurus–
jadi beberapa melalui
sini, melalui sini–
ini adalah wilayah kita yang perlu
kita hitung kapasitansinya.
Jadi dengan memasukkan angka-
angka itu, Anda
mendapatkan sekitar 0,01 picofarads.
Jadi itu sangat kecil.
Jadi dua jejak yang bersilangan secara
tegak
lurus tidak membuat dampak besar pada
kapasitansi parasit di sini.
Anda mungkin memiliki
jejak yang bersilangan di
seluruh papan Anda.
Tapi yang benar
-benar perlu kita waspadai
adalah bidang dan
jejak paralel, dan kemudian
bantalan komponen besar.
Itu akan menjadi
penyebab yang lebih signifikan dari
mana
kapasitansi parasit kita berasal.
Seperti yang saya katakan, tidak banyak
kapasitansi di sini.
Tetapi Anda melihat ke
seluruh rangkaian,
Anda akan memiliki banyak
tembaga yang tumpang tindih di seluruh PCB Anda.
Jadi mari kita lihat
skema di sini.
Ini adalah contoh flyback.
Jadi dalam flyback, Anda akan
memiliki dua node yang diaktifkan,
salah satu sisi utama
di sini, di kereta FET Anda.
Dan kemudian kami menyorot yang
lain di sini dengan warna merah.
Ini adalah rangkaian
penyearah sinkron kami.
Jadi ini adalah
daerah dv/t tinggi, yang
berarti kita harus memperhatikan
kapasitansi parasit.
Jadi kami juga menyoroti jaringan
umpan balik sensitif kebisingan kami dengan warna hijau
, yang sangat penting
untuk regulasi dan kinerja
catu daya kami.
Kami ingin menghindari
kapasitansi parasit yang signifikan
antara ini
dan node yang diaktifkan.
Jadi kami benar-benar tidak dapat
memiliki wilayah ini di
bawah simpul yang kami alihkan.
Itu akan
menggabungkan banyak kebisingan.
Dan jika kami memperkirakan
10 bantalan komponen,
jadi beberapa bantalan komponen dari
wilayah ini, kami menghitung area itu
dan kami dapat meningkatkan
kapasitansi parasit
menjadi 2 picofarad, yang
secara signifikan dapat berdampak pada wilayah yang sangat
sensitif terhadap kebisingan ini.
Baiklah, jadi mari kita
bicara sedikit
tentang kapasitansi parasit
dan induktor mode
umum atau simpul umum tersedak.
Jadi node choke
umum digunakan dalam filter EMI.
Dan jika Anda melihat
grafik ini di sini,
Anda biasanya melihatnya
di lembar data untuk salah
satu komponen ini.
Dan yang ingin kami
soroti di sini
adalah bagaimana frekuensi
naik, impedansi turun.
Jadi impedansi
turun pada induktor kami,
pada dasarnya berubah
menjadi kapasitor.
Dan pada frekuensi tinggi,
kapasitansi jalinan
dari induktor–
dari situlah
dampak itu berasal.
Jadi kita melihat
contoh di sini di mana
kita menempatkan bidang tanah di
bawah choke simpul umum kita
.
Misalnya, bidang
tanah persegi 3 sentimeter
dengan ketebalan ini,
papan sirkuit satu lapis,
kami akan menghitung dua wilayah kapasitansi
parasit 50 picofarad
.
Jadi menambahkan ini, kapasitansi parasit
sudah ada.
Ini tidak ideal
untuk kinerja EMI.
Kami sedang membuat jalur yang dapat dilalui oleh
sinyal frekuensi tinggi
dan berpasangan
dengan bidang tanah
dengan impedansi yang sangat rendah ini.
Jadi kami benar-benar tidak
ingin menempatkan salah satu dari ini di
bawah filter EMI kami.
Jadi
melanjutkan pembahasan tentang EMI,
saya akan membahas sedikit
tentang magnetic coupling.
Dan ini adalah sesuatu yang
perlu diingat.
Saat menempatkan
induktor Anda dan merancang
filter EMI,
medan magnet,
jadi saya dapat memasangkan antara
induktor, menginduksi arus,
dan menciptakan
kinerja EMI Anda.
Jadi beberapa ide yang
harus kita mitigasi ini
adalah mengubah
orientasi induktor Anda
sehingga tidak
rentan terhadap kopling.
Dan kemudian bereksperimen
dengan bentuk inti yang berbeda
atau mencari bentuk
inti yang berbeda
yang
dioptimalkan untuk EMI
dan memberikan perlindungan yang lebih baik.
Atau Anda dapat memberikan
pelindung fisik
di sirkuit Anda,
sesuatu yang akan
memblokir kopling magnetik.
Dan beberapa tips lagi
tentang pertimbangan EMI.
Kami memiliki contoh
tata letak filter input di sini
, konektor CRAC.
Kami ingin menempatkan komponen
jauh dari sumber kebisingan.
Jadi kami ingin menyaring jauh
dari sumber kebisingan.
Seperti yang kita bicarakan,
lebih sedikit peluang untuk berpasangan.
Kami tidak ingin melewati
jejak input dan output
dari choke mode umum
kami– misalnya, T2.
Kami berbicara tentang tidak ada pesawat darat di
bawah filter.
Dan kemudian resistensi yang lebih rendah
berarti jejak yang lebar dan pendek.
Dan kami ingin memperhatikan persyaratan
keselamatan tegangan tinggi kami
untuk menemukan
jarak kami di antara jejak kami.
Jadi kami hanya menyebutkan keselamatan.
Jika Anda melihat diagram di sini,
perhatian utama kami dengan keselamatan
adalah menjaga bahaya,
tegangan jauh
dari titik yang dapat diakses pengguna.
Jadi, Anda perlu memahami
standar apa yang Anda rancang.
Dan mereka biasanya akan
memberi tahu Anda jarak bebas
dan rambat yang
perlu Anda pertahankan.
Jadi kita punya tabel contoh di
sini hanya daftar
beberapa izin untuk berbagai
tingkat isolasi, semacam
dasar fungsional yang diperkuat.
Dan kemudian diagram
menunjukkan beberapa tip
untuk meningkatkan jarak bebas
dan rambat di slot
Anda dan PCB atau
penghalang fisik Anda.
Dan seperti yang saya katakan, ini
tergantung pada standar apa
yang Anda rancang.
Jadi itu tergantung pada jenis
isolasi, tingkat polusi,
tegangan AC Anda,
dan tegangan kerja.
Jadi berbicara tentang
beberapa pesawat darat
sekarang dan bagaimana ini
penting di sirkuit Anda.
Jadi kita sudah berbicara sedikit
tentang resistansi
dan induktansi.
Jadi dengan jalur resistansi lebar
adalah resistansi yang lebih rendah.
Dan menempatkan bidang tanah di
bawah jejak
akan menurunkan induktansi
dan memberikan jalur kembali
untuk sinyal apa pun.
Hal lain adalah bahwa kami akan
meningkatkan kinerja termal kami
dengan pesawat darat.
Sehingga dapat menyebarkan panas
di seluruh papan.
Dan pertimbangkan untuk membanjiri–
setiap area kosong
di PCB Anda dengan bidang tanah.
Di sini kami menunjukkan bidang tanah di
bawah pengontrol kami
dan
resistor dan kapasitor yang menyertainya.
Jadi ini membantu
dalam beberapa cara.
Kami mengatakan panas.
Juga, Anda ingin
jalur balik terpendek untuk ground
melalui loop
di sirkuit Anda.
Jadi itu juga membantu
menempatkan beberapa vias
dan memiliki ground di
banyak lapisan.
Dan jika Anda memiliki
PCB multi-layer,
Anda biasanya bisa mendapatkan
ground plane yang cukup kokoh di
bawah pengontrol Anda.
Dan berbicara sedikit
tentang perutean sinyal kecil,
kami ingin menghindari sambungan
ke node sensitif.
Jadi kapasitansi parasit kami
ikut bermain.
Dan Anda dapat melihat
perbedaan antara contoh buruk
dan baik kami.
Kami memiliki resistor rasa kami saat ini
.
Dan kemudian kami
memfilternya dengan tutup dan resistor.
Ini adalah sinyal yang sangat sensitif.
Jadi setiap suara yang
datang dari node yang diaktifkan
akan merusak
kinerja kami.
Jadi kami ingin
komponen penyaringan kami
sedekat mungkin dengan PIC.
Dan kami ingin berada sejauh
mungkin dari
daerah dv/dt node tinggi yang diaktifkan.
Juga, kami soroti di
sini– ini
membantu menempatkan ground vias di dekat
tutup dan resistor di IC.
Jadi jika Anda memiliki via
dekat kapasitor ini,
kami akan memiliki jalur kembali yang sangat pendek
ke ground IC kami.
Tip lain tentang
perutean dan penempatan sinyal,
Anda akan melihat di semua lembar data
, seperti zona bagian TI.
Banyak rekomendasi
tentang tata letak,
jadi selalu membantu
membacanya saat memulai tata letak.
Dan seringkali,
pin-out dari
pengontrolnya dioptimalkan untuk tata letak yang baik.
Jadi Anda bisa lihat yang
satu ini, kita
memisahkan analog
dan power plane.
Jadi pindah ke
manajemen termal.
Anda akan
ingin memahami bagaimana panas
mengalir ke seluruh sistem Anda.
Dan ini membantu
strategi pendinginan PCB Anda,
Bidang tanah yang kokoh,
seperti yang kami katakan,
pasti bagus untuk
desain yang optimal,
dan menghindari kerusakan
pada bidang tanah tersebut
sehingga Anda dapat menyebarkan
panas sebanyak mungkin secara lateral.
Jadi jika kita ingin mendapatkan panas
ke lapisan yang berbeda,
kita harus menggunakan vias.
Jadi Anda dapat melihat dalam
contoh ini di sini,
kami menggunakan vias untuk
mendapatkan panas ke lapisan luar kami
di bagian bawah
papan di sini dari IC kami.
Jadi kita memiliki area
yang luas di lapisan bawah di
mana radiasi konveksi
akan menyebarkan panas itu
sedikit.
Dan kemudian, sekali lagi, jangan gunakan
node yang diaktifkan untuk pendinginan.
Jika kita menetapkan
node switch yang sangat besar,
kita akan memiliki
beberapa masalah noise.
Jadi contoh di sini, mengapa
papan A lebih panas dari papan B.
Anda bisa lihat, papan A di
sini, IC lebih panas.
Bagian bawah
papan lebih panas.
Dan kemudian papan B, kami
memiliki dioda yang
bersuhu 66 derajat C. Dan bagian
bawah papan lebih dingin,
sangat jernih.
Dalam contoh teratas,
ada sesuatu
, jejak di sini yang
mencegah bidang dasar ini
menyebarkan panas
ke seluruh papan,
menyebabkan pengontrol kita
menjadi agak panas.
Jadi kami menyebarkan panasnya,
dan kami menurunkan pengontrol kami
ke suhu yang lebih masuk akal
.
Jadi mari kita lihat
contoh di sini.
Jadi langkah pertama sebelum
memulai tata letak Anda,
Anda akan menyelesaikan
skema Anda.
Dan seperti yang kami katakan,
Anda benar-benar
ingin memahami skema itu
dan di mana masalah utama
yang telah kita bicarakan, di
mana parasit ini berada,
dan bagaimana mereka berperan dalam
kinerja sirkuit Anda.
Jadi selain itu, ada beberapa
hal lain yang harus Anda ketahui–
keterbatasan sistem
yang sebenarnya Anda gunakan untuk
memasang PCB ini.
Jadi untuk mengetahui ukuran Anda,
berapa banyak lapisan yang
dapat Anda miliki pada PCB Anda,
koneksi input dan output,
pengekangan mekanis,
batasan manufaktur,
dapatkah Anda menggunakan komponen
di bagian atas dan
bawah papan, dapatkah
Anda meletakkan dua lubang
di satu sisi dari papan.
Dan kemudian persyaratan rambat dan izin–
itu terkait dengan keselamatan.
Jadi, Anda perlu memahami
standar keselamatan apa
yang Anda rancang.
Dan kemudian, seperti yang saya katakan,
memahami sirkuit,
kami telah
mengidentifikasi area ini dan
bagaimana mengurangi masalah yang
ditimbulkannya.
Jadi kami katakan, gunakan
algoritma trunk-packing ini,
yang berarti menempatkan
komponen daya besar Anda terlebih dahulu.
Jadi misalnya, ini
adalah flyback PSR menggunakan
perbaikan sinkron.
Komponen besar kami adalah
transformator, FET, kapasitor.
Itulah yang ingin kami
tempatkan terlebih dahulu dan
membangun jalur kekuatan kami.
Jadi Anda akan menempatkan
komponen besar Anda,
dan kemudian menyelesaikan penempatan
komponen daya.
Langkah selanjutnya
adalah menempatkan pengontrol Anda.
Jadi kami tunjukkan di sini
menempatkan pengontrol SR dan kemudian
pengontrol flyback kami.
Dan
sudut papan yang tenang di sini,
kami tidak ingin mereka berada
di jalur kekuasaan.
Kami ingin mereka lebih jauh
dari tegangan switching.
Jadi pesan lokasi yang tenang
untuk pengontrol.
Dan kemudian setelah Anda memutuskan di
mana menempatkan pengontrol Anda,
Anda dapat menempatkan
bagian-bagian terkait di dekatnya,
jadi mungkin resistor dan
kapasitor dekat dengan pin,
baik pengontrol SR kami,
pengontrol flyback.
Dan jadi ini adalah
proses berulang.
Saat Anda menempatkan lebih banyak komponen,
orientasi yang berbeda
mungkin masuk akal.
Dan itu memang memakan waktu.
Kami melewati
beberapa iterasi
dan menemukan apa
yang paling masuk akal.
Jadi sekarang melihat
perutean dalam contoh kita,
kita memiliki warna merah di
lapisan bawah
dan biru di lapisan atas.
Jadi kami ingin merutekan
jalur kekuatan kami terlebih dahulu.
Dan di jalur daya kami, itu
berarti jejak pendek dan lebar,
meminimalkan resistansi dan
induktansi dalam jejak tersebut.
Anda juga ingin
meminimalkan area loop di/dt tinggi
, yang kami tampilkan dalam
loop kuning dan merah di sini.
Loop input kami
melewati kapasitor
ke transformator untuk mengatur ground.
Kami memiliki loop yang bagus dan ketat di
sini, sebagus yang
Anda bisa dapatkan.
Sama untuk loop keluaran.
Kita akan
trafo ke dioda
ke kapasitor kembali ke ground.
Dan kami juga memiliki
loop ketat yang bagus di sini,
meminimalkan
induktansi parasit kami.
Demikian pula, kami ingin
meminimalkan area dv/dt tinggi.
Jika itu terjadi pada
dioda dan FET,
jadi kami mendapatkan
tentang ukuran pad pada dioda di sini
dan tegangan switching FET kami
dalam jejak ini di sini.
Jadi ini akan terlihat
bagus untuk waktu nyata.
Jadi setelah jalur daya
, kami akan merutekan
jejak sinyal,
dengan mengingat,
menjauhkan diri dari
area dv/dt tinggi.
Dan idealnya,
jejak yang peka terhadap kebisingan
akan pendek dan memiliki
jalur pengembalian yang pendek, sehingga
banyak vias dan
jalur pengembalian tanah yang baik ke IC.
Akhirnya, kami akan menempatkan
pesawat darat kami.
Jadi membanjiri area kosong
dengan tanah adalah ide yang bagus.
Kami menunjukkan di mana area yang ideal
akan berada di papan ini–
itu landasan utama.
Jadi kami menghubungkan
ke tutup buku,
dan kemudian menyebarkan
ground utama kami di
bawah pengontrol dan
menghubungkan komponennya.
Dan kemudian di
sisi sekunder, kami
memiliki bidang dasar di
bawah semua yang ada
di sisi sekunder.
Jadi seperti yang saya katakan sebelumnya, ingin
menggunakan banyak vias yang terhubung
ke pesawat darat.
Jadi memasukkannya ke
dalam topi dan resistor Anda
akan membuat jalur balik pendek
ke pengontrol.
Dan kemudian mencoba menjaga
bidang tanah yang bagus dan bersih
untuk menyebarkan panas.
Dan itu masuk akal.
Jadi berhati-hatilah dengan jejak yang
memotong bidang tanah
dan memblokir koneksi.
Jadi untuk menyelesaikan, ringkasan–
pahami sirkuit Anda.
Jadi dimana arus tinggi,
di/dt tinggi, dv/dt tinggi.
Jadi sekarang kita tahu
bagaimana hal itu berdampak pada
resistensi parasit,
induktansi, dan kapasitansi kita.
Kami berbicara sedikit tentang
persyaratan keselamatan
dan termal EMI dan beberapa
tip untuk mengelolanya.
Dan kemudian berdasarkan
contoh tata letak
yang baru saja kita
bicarakan, selalu
tempatkan komponen besar
di jalur daya,
dan bagian kecil, perutean daya,
perutean sinyal, dan kemudian
tempatkan bidang daya kami.
Jadi akhirnya, Anda ingin
seseorang meninjau tata letak Anda.
Itu selalu membantu untuk mendapatkan
pandangan kedua.
Dan pasti review kustom
sebelum mengirimkannya untuk luar biasa.
Dan kemudian dukungan
untuk referensi Anda.
Kita lihat nanti
pada presentasi ini.
Saya punya beberapa referensi di
sini yang
digunakan untuk membuat presentasi ini.
Dan kemudian mereka masuk lebih dalam
ke tip tata letak.
Baiklah, terima kasih telah
mendengarkan presentasi saya.
Saya pikir sekarang kita akan
memiliki beberapa pertanyaan.
Ben, terima kasih.
Kami memiliki beberapa pertanyaan,
saya pikir kami punya waktu untuk menjawabnya.
Dan yang pertama adalah,
haruskah kekosongan
ditempatkan di bawah simpul yang diaktifkan
pada bidang tanah bagian dalam?
Haruskah kekosongan?
Haruskah kekosongan ditempatkan di
bawah simpul yang diaktifkan
pada bidang tanah bagian dalam?
OKE.
Jadi ya, pada contoh ini di
sini, Anda
dapat melihat bagaimana
ground plane kita terpisah
dari node yang diaktifkan.
Jadi jejak simpul kami yang diaktifkan ada
di titik ini dan titik ini.
Jadi memiliki ground plane
tepat di bawahnya,
mungkin bukan
ide yang terbaik dan
dapat menggabungkan kebisingan
ke ground plane.
Tetapi saya akan mengatakan
akan lebih penting
untuk memisahkan sensitif lainnya,
jejak dari node yang diaktifkan.
Tapi saya pikir hal
seperti ini masuk akal.
Anda tidak tumpang tindih
dengan bidang tanah
di simpul yang diaktifkan, saya pikir,
jika saya memahami pertanyaannya
dengan benar.
Pertanyaan berikutnya ini
menurut saya mirip, Ben,
tapi saya akan
menanyakannya untuk memastikan.
Apa pendapat Anda
tentang pengaturan bidang tanah di
bawah
induktor switching.
OKE.
Ya, pertanyaan serupa.
Jadi jika Anda bisa
menghindarinya, mungkin lebih baik.
Tetapi pada saat yang sama, saya
pikir saya telah melihat desain di
mana mereka melakukan itu, di mana
mereka menempatkan ground
plane benar-benar
membanjiri area tersebut karena ground
plane tidak akan
rentan terhadap kebisingan.
Tetapi saya akan mengatakan secara
umum
praktik terbaik adalah menghindarinya.
Sepertinya kita memiliki
topik ketiga yang sama,
tapi saya akan bertanya karena
kita ada di slide.
Apa trade-off
antara banjir,
area kosong
bidang tanah,
dan peningkatan
kapasitansi parasit?
OKE.
jadi ground plane adalah
daerah yang sangat sepi.
Jadi memiliki
ground plane membanjiri di
bawah
pengontrol kami dan semua
node analog sensitif ini, itu
bukan masalah dengan
kapasitansi parasit
yang benar-benar kami khawatirkan.
Masalahnya akan
ukuran kebisingan nya,
seperti node switching.
Di situlah
kapasitansi parasit
menjadi masalah besar.
Jadi saya tidak melihat banyak masalah
dengan membanjiri ground plane.
Tapi tumpang tindih, Anda tidak
ingin satu ton tumpang tindih di
bawah daerah dv/dt tinggi.
Di situlah
kapasitansi parasit menjadi masalah utama.
Apakah ada
tata letak tipikal atau yang direkomendasikan
untuk
setengah jembatan T0220 tegangan tinggi?
Jika itu bagian TI,
maka mungkin ada.
Saya harus mencari bagian itu
dan melihat apa itu sebenarnya.
Tetapi kami mungkin memiliki beberapa desain yang
dipublikasikan secara online dengannya
atau lembar data akan
melalui tata letak yang optimal,
tetapi saya tidak terbiasa
dengan bagian itu.
Bagaimana Anda merutekan
ground digital analog
dari mikrokontroler
dan ground daya?
Itu agak sulit
bagi saya untuk menjawab.
Saya belum melakukan banyak
desain sinyal campuran.
Jadi saya harus menyerahkannya
kepada ahli kekuatan digital.
Jadi mungkin kita bisa melihat ke dalamnya
dan kembali ke pertanyaan itu.
Adakah pertimbangan
untuk LDO yang terhubung
setelah mengganti regulator?
Ya.
Dengan LDO, Anda mungkin
menginginkan koneksi terpendek
dari output
regulator switching kami
ke input LDO.
Saya tahu Anda dapat meminimalkan
kapasitansi input yang diperlukan
jika Anda memiliki
jejak yang lebih pendek di sana.
Tapi saya kira mirip dengan
apa yang kita bicarakan,
cobalah untuk menjauhkan LDO
dari daerah dv/dt tinggi
di
catu daya mode yang diaktifkan.
Sepertinya kami
mendapat klarifikasi.
Itu sebenarnya bukan bagian, Ben–
itu sebuah paket.
Jadi ini seperti
kesalahan moderator di sini.
Jadi paket TO-220, paket umum
melalui lubang untuk FET.
Maaf tentang itu.
Oh oke.
Jadi
apa pertanyaannya lagi?
Jadi TO-220 akan
mirip dengan FET ini di sini.
Apa pertanyaan lengkapnya?
Dan kemudian pertanyaannya
adalah, apakah ada
tata letak tipikal atau yang direkomendasikan
untuk paket half-bridge TO-220 tegangan tinggi
?
OKE.
Saya pikir itu tergantung
pada desain Anda yang sebenarnya.
Jadi ini adalah setengah jembatan di sini.
Tapi kita melihat tegangan tinggi yang
diaktifkan node net adalah
pin ini di sini.
Jadi itu diimbangi
dari tanggal dan sumbernya.
Dan kami tidak
mencoba menghubungkan simpul
sakelar ke pin tersebut.
Tapi saya tidak tahu apakah ada
tata letak yang direkomendasikan.
Kadang-kadang orang dapat meletakkannya
saling membelakangi di heatsink
atau
bersebelahan.
Saya pikir ini lebih
merupakan kasus per kasus
yang harus saya lihat
untuk menjawab pertanyaan itu.
Parasit selalu ada.
Dan ketika mereka berintegrasi, mereka
menciptakan sirkuit resonansi,
seri secara paralel,
frekuensi yang sangat tinggi.
Apakah ada alat
untuk memvisualisasikan ini?
Bisakah Anda
mengulanginya sekali lagi.
Tentu tidak masalah.
Parasit selalu ada.
Dan ketika mereka berintegrasi, mereka
menciptakan sirkuit resonansi,
seri secara paralel,
frekuensi yang sangat tinggi.
Apakah ada alat
untuk memvisualisasikan ini?
Bukannya aku sadar.
Saya pikir jika Anda mencoba
untuk merangsang parasit
dan segala sesuatu di sirkuit, saya
kira Anda biasanya tidak
melihatnya seperti pada bumbu T yang khas.
Tetapi jika Anda
dapat mensimulasikannya
, mungkin menarik untuk dilihat.
Mungkin butuh beberapa saat untuk mensimulasikan.
Tapi di atas kepalaku,
aku tidak menyadari apa-apa.
Akan menarik untuk melihat
dan melihat apakah ada sesuatu di luar
sana yang mensimulasikan ini.
Saya pikir cara terbaik,
apa yang saya bicarakan hari ini,
adalah teknik mitigasi ini
adalah
cara terbaik untuk menghindari
keharusan menghitung
setiap parasit.
Dan itu bukan
sesuatu yang Anda
ingin menghabiskan banyak
waktu untuk melakukannya, tetapi sesuatu yang
bisa kita lihat.
Pertanyaan berikutnya
yang dapat saya jawab–
apakah presentasi ini
akan tersedia di TI.com.
Sangat.
Presentasi yang direkam ini,
bersama dengan semua sumber daya
yang disebutkan Ben
dalam presentasinya,
semuanya akan dihubungkan bersama.
Dan kami akan mengirimkannya
kembali kepada kalian.
Anda dapat dengan mudah menemukannya.
Saya pikir Anda punya waktu
untuk beberapa lagi.
Antara node yang diaktifkan sebagai GaN LLC
dan panduan utama transformator,
pertimbangan apa yang
harus dipertimbangkan, WRT–
setelah itu, itu
singkatan dari sesuatu yang teknis,
tetapi saya tidak tahu
nama, Ben, maaf-
ground coupling dan
efek antena,
khususnya GaN di
papan anak dan transformator
di papan utama.
Oke, bisakah Anda melewati
itu sekali lagi.
Ya.
Antara switch node
GaN LLC dan
panduan utama transformator,
pertimbangan apa yang
harus dipertimbangkan
ground coupling WRT dan
efek antena, terutama jika
GaN pada anak dibeli
dan transformator pada papan utama?
OKE.
Sehubungan dengan– terima kasih.
Sehubungan dengan adalah apa yang
Anda coba katakan.
Terimakasih atas klarifikasinya.
OK, jadi saya pikir Anda mungkin
menggunakan kartu anak GaN TI.
Jadi saya yakin mereka
memiliki beberapa
tata letak yang direkomendasikan, tip untuk itu.
Tapi ya,
hanya ada begitu banyak yang
dapat Anda lakukan dengan kartu anak perempuan.
Jadi tempatkan itu berdekatan
dengan transformator Anda
dan perpendek
simpul yang diaktifkan sebanyak mungkin,
dan koneksi itu adalah
yang terbaik yang dapat Anda lakukan.
Jadi ada sedikit
pengorbanan, saya kira
, bekerja dengan
kartu anak perempuan.
Dan Anda agak terbatas
ketika Anda tidak mengintegrasikan
semuanya di bawah satu PCB.
Tapi saya pikir Anda masih bisa
mendapatkan kinerja yang baik
dengan kartu putri.
Dan jika Anda masih memikirkan
praktik yang telah kita bicarakan
dan menerapkannya
dan menganggap bagian anak
sebagai komponen,
pelacakan simpul yang diaktifkan secara singkat,
Anda akan mendapatkan kinerja terbaik
darinya.
Saya tidak, saya tidak yakin seberapa
suka memasangnya secara vertikal.
Saya belum melihat benar-benar
negatif utama untuk itu.
Oke, saya pikir kita kehabisan waktu,
Ben, untuk presentasi ini.
Kami tidak cukup
mendapatkan semuanya.
Tapi kami akan dengan
senang hati menindaklanjuti
dengan Anda nanti untuk
pertanyaan lain yang mungkin Anda miliki.
Baiklah.
Terima kasih, Amy.
Find more articles written by
/home2/comelews/wr1te.com/wp-content/themes/adWhiteBullet/single.php on line 180